ÀÌ ±³Àç´Â VHDLÀ» ÀÌ¿ëÇÑ FPGA ¼³°è±â¼úÀ» ½ÀµæÇÏ°íÀÚ ÇÏ´Â ¸¹Àº ºÐµé¿¡°Ô ÀÛÀ¸³ª¸¶ µµ¿òÀ» ÁÖ°íÀÚ ¢ß¿¥ÇÇ¿¡ÇÁÅ×Å©»ç°¡ µðÁöÅнýºÅÛ ¼³°è¿¡ ´ëÇÑ ½Ç½À±³À° ¹× Àϼ± »ê¾÷ÇöÀå¿¡¼µµ ±â¼úÀÚµéÀÌ µðÀÚÀÎÇÑ ¼³°è¸¦ ¹Ù·Î EmulationÇØ º¼ ¼ö ÀÖµµ·Ï Á¦ÀÛÇÑ ASIC Training KitÀÎ MPF-FPGA-SP6À» »ç¿ëÇÏ¿© ½Ç½ÀÇϵµ·Ï Àú¼úÇß´Ù.
ÇнÀ 01 / VHDL À̶õ
1.1 VHDLÀÇ Æ¯Â¡
1.2 VHDL ¼³°è
1.3 VHDL ±âÃÊ ¹× ¹®Àå ±¸¼º
1.4 VHDL ¼³°è ±¸Á¶
ÇнÀ 02 / ½Ç½ÀÀåºñ ¹× VHDL ¼³°èµµ±¸ »ç¿ë¹ý
2.1 ½Ç½ÀÀåÄ¡
2.2 VHDL ¼³°èµµ±¸ »ç¿ë¹ý
ÇнÀ 03 / 2-ÀÔ·Â ³í¸®°ÔÀÌÆ® ¼³°è
3.1 2-ÀÔ·Â ³í¸®°ÔÀÌÆ®
3.2 VHDL ¹®¹ý
ÇнÀ 04 / 3-ÀÔ·Â ³í¸®°ÔÀÌÆ® ¼³°è
4.1 3-ÀÔ·Â ³í¸®°ÔÀÌÆ®
4.2 VHDL ¹®¹ý
ÇнÀ 05 / 3-»óÅ ³í¸®°ÔÀÌÆ® ¼³°è
5.1 3-½ºÅ×ÀÌÆ® ¹öÆÛ ¹× ÀιöÅÍ
5.2 VHDL ¹®¹ý
ÇнÀ 06 / BCD-3ÃÊ°ú Äڵ庯ȯ±â ¼³°è
6.1 BCD-3ÃÊ°ú ÄÚµå
6.2 VHDL ¹®¹ý
ÇнÀ 07 / ¿¬»êȸ·Î ¼³°è
7.1 °¡ °¨»ê±â
7.1.1 ¹Ý °¡»ê±â
7.1.2 Àü °¡»ê±â
7.1.3 Àü °¡°¨»ê±â
7.2 4ºñÆ® º´·Ä °¡»ê±â ¼³°è
ÇнÀ 08 / Å©±â ºñ±³±â ¼³°è
8.1 Å©±â ºñ±³±â
8.2 Æи®Æ¼ ¹ß»ý±â ¹× °Ë»ç±â
8.3 VHDL ¹®¹ý
ÇнÀ 09 / µðÄÚ´õ/ÀÎÄÚ´õ ¼³°è
9.1 3 8 µðÄÚ´õ
9.2 BCD-7¼¼±×¸ÕÆ® µðÄÚ´õ
9.3 ÀÎÄÚ´õ ¼³°è
ÇнÀ 10 / ¸ÖƼÇ÷º¼ ¼³°è
ÇнÀ 11 / Çø³ÇÃ·Ó ¼³°è
11.1 RS ·¡Ä¡
11.2 °¢Á¾ Çø³Ç÷Ó
11.3 VHDL¿¡¼ Çø³ÇÃ·Ó ¼³°è¹æ¹ý
ÇнÀ 12 / Ä«¿îÅÍ ¼³°è
12.1 Ä«¿îÅÍ
12.2 ½ÅÈ£ ÇÒ´ç¹®
ÇнÀ 13 / ·¹Áö½ºÅÍ ¼³°è ÇнÀ
14 / ½ºÅ×ÀÌÆ® ¸Ó½ÅÀ» ÀÌ¿ëÇÑ ¼³°è
14.1 ½ºÅ×ÀÌÆ® ¸Ó½Å
14.2 »óŵµ, »óÅÂÇ¥¶õ
14.3 VHDLÀ» ÀÌ¿ëÇÑ ½ºÅ×ÀÌÆ® ¸Ó½Å Ç¥Çö
ÇнÀ 15 / ¶óÀ̺귯¸®¿Í ÆÐÅ°Áö »ý¼ºÇϱâ
15.1 ¶óÀ̺귯¸®
15.2 ÆÐÅ°Áö
15.3 ±¸¼º
ÇнÀ 16 / LED Ç¥½Ã±â ¹× Å° ¸ÅÆ®¸¯½º ½ºÄµ
16.1 LED ¼øÂ÷ Á¡µîÇϱâ
16.2 7-¼¼±×¸ÕÆ® µ¿Àû µð½ºÇ÷¹ÀÌ ¹æ¹ý
ÇнÀ 17 / ±³Åë½ÅÈ£µî Á¦¾î±â ¼³°è
ÇнÀ 18 / µðÁöÅÐ ½Ã°è ¼³°è
ÇнÀ 19 / ij¸¯ÅÍ LCD/RGB LED Á¦¾î±â
19.1 ij¸¯ÅÍ LCD
19.2 RGB LED Á¦¾î
ÇнÀ 20 / ½ºÅܸðÅÍ ¹× DC¸ðÅÍ Á¦¾î±â ¼³°è
20.1 ½ºÅÜ ¸ðÅÍ
20.2 DC ¸ðÅÍ
ÇнÀ 21 / DAC ¼³°è
ÇнÀ 22 / Àü¾Ð°è ¹× ¿Âµµ°è ¸¸µé±â
ÇнÀ 23 / EEPROM Àбâ/¾²±â
ÇнÀ 24 / µ¥ÀÌÅÍ Åë½Å ¼³°è